## P2 – ARQUITETURA DE COMPUTADORES

1) Um microcomputador possui uma capacidade máxima de Memória Principal de 16M células, cada uma capaz de armazenar uma palavra de 16 bits. Quantos bytes possuem o RDM, o REM e a Memória Principal se este

microcomputador for capaz de acessar duas células de memória simultaneamente?

a) RDM = 4 REM = 24

b) RDM = 4 REM = 3

c) RDM = 2 REM = 24

Memória Principal =  $2^{25}$ 

Memória Principal =  $2^{25}$ 

Memória Principal =  $2^{25}$ 

|    | •                                                   | RDM = 4<br>RDM = 2                                                                              |                                                                                                                                       | Memória Prir<br>Memória Prir                                                                                        | •                                                                                                                |                                                                                                                                                                                                                            |                                                                     |                                           |
|----|-----------------------------------------------------|-------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------|-------------------------------------------|
| 2) | a)                                                  | esultado do<br>4EDC30<br>4DCC30                                                                 | o valor A7BF4E su                                                                                                                     | ubtraído de F58<br>c)<br>d)                                                                                         | BB7E? Todos<br>4DDC30<br>4EDC30                                                                                  | os valores estão em h                                                                                                                                                                                                      |                                                                     | nal.<br>5EDC30                            |
| 3) | capacida<br>capacida<br>acesso a<br>a)              | ade para 1<br>ade para 51                                                                       | 6 bits. Foi colo                                                                                                                      | cado neste co<br>inha desta cac<br>cache este da<br>c)                                                              | mputador u<br>he tem capa<br>do será arm                                                                         | ide para 4Gbytes. Cac<br>ma memória cache o<br>cidade para 64 bytes<br>azenado?                                                                                                                                            | de mape<br>s. Supond                                                | eamento direto com                        |
| 4) | I.<br>II.<br>IV.                                    | O projeto<br>Em cache<br>zero wait<br>Algoritmo<br>cache che<br>Na técnica<br>linha da ca       | de uma memória<br>s L2, os acessos<br>(tempo de esper<br>s de substituição<br>ia.<br>a de mapeament                                   | a cache pode p<br>são realizados<br>a nulo).<br>o de quadros<br>to associativo,                                     | orever sua im<br>s mais rapid<br>são indisper                                                                    | de sistemas computar<br>plementação de form<br>amente que os ciclos<br>nsáveis à eleição do l<br>memória principal po                                                                                                      | na unifica<br>de barra<br>bloco a s                                 | amento, com estado<br>ser retirado de uma |
|    | a)                                                  | l e II                                                                                          |                                                                                                                                       | c)                                                                                                                  | III e IV                                                                                                         |                                                                                                                                                                                                                            | e)                                                                  | II, III e IV                              |
|    | b)                                                  | I e IV                                                                                          |                                                                                                                                       | d)                                                                                                                  | I, II e III                                                                                                      |                                                                                                                                                                                                                            |                                                                     |                                           |
| 5) | (control<br>da subic<br>Se o inte<br>sua freq<br>a) | ar a velocid<br>la/descida d<br>ervalo de te                                                    | lade) as ações ex<br>de um pulso até o                                                                                                | xecutadas por<br>o início de sua<br>ações consecu<br>c)                                                             | essa unidad<br>descida/sub                                                                                       | que tem como finalic<br>e. Em cada ciclo (inter<br>da), uma ação é reali<br>processador é igual a                                                                                                                          | rvalo de<br>zada pelo<br>2 nanoss                                   | tempo entre o início<br>o processador.    |
| 6) | baseada<br>velocida                                 | n na veloci<br>ade de acess<br>os tipos de<br>Registrado<br>Registrado<br>Registrado<br>Memória | dade de acesso<br>so (da mais rápid<br>memória comun<br>ores, memória ca<br>ores, memória pr<br>ores, memória ca<br>cache, registrado | e no custo<br>la para a mais l<br>nente usados<br>nche, memória<br>rincipal, memó<br>nche, memória<br>ores, memória | de armazer<br>enta), qual<br>nos computa<br>principal, dis<br>ria cache, dis<br>principal, dis<br>principal, dis | ador podem ser orga<br>namento. Levando-se<br>hierarquia adequadan<br>adores pessoais atuais<br>sco magnético, disco ó<br>sco magnético, disco ó<br>sco ótico, disco magné<br>co magnético e disco<br>co magnético e disco | em cormente representation.  Stico.  Stico.  Stico.  Stico.  Stico. | nsideração apenas a                       |

## P2 – ARQUITETURA DE COMPUTADORES

- 7) A utilização de memória cache entre a UCP e a memória principal é algo bastante comum nos computadores atuais. Essa utilização tem por objetivo:
  - a) Aumentar a capacidade global de memória de um computador.
  - b) Aumentar a taxa de transferência entre os dados residentes na UCP e os dispositivos de armazenamento secundário de alta velocidade, tais como discos magnéticos.
  - c) Garantir a integridade dos dados, pois dessa forma é possível comparar os dados lidos da memória principal com os dados armazenados no cache.
  - d) Obter uma velocidade de acesso à memória principal próxima à velocidade das memórias mais rápidas.
  - e) Reduzir o custo de armazenamento, já que as memórias cache são bem mais baratas do que os módulos DRAM usados como memória principal.
- 8) Defina o conceito de Localidade Temporal e Localidade Espacial e justifique a sua importância no funcionamento da Memória Cache
- 9) Faça um comparativo da política de carregamento associativa com a política de carregamento mapeamento direto.
- 10) Explique como funcionam as políticas de escrita em memórias cache.

## P2 – ARQUITETURA DE COMPUTADORES

| 1)  | Anulada                                                                                                                                                                                                    |
|-----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 2)  | В                                                                                                                                                                                                          |
| 3)  | D                                                                                                                                                                                                          |
| 4)  | В                                                                                                                                                                                                          |
| 5)  | В                                                                                                                                                                                                          |
| 6)  | A                                                                                                                                                                                                          |
| 7)  | D                                                                                                                                                                                                          |
| 8)  | Localidade Temporal é a propriedade de que, quando um programa acede a uma posição de memória, existe uma probabilidade maior de que ele aceda novamente à mesma posição de memória em um espaço de tempo. |
|     | Localidade Espacial é a propriedade de que, quando um programa acede a uma posição de memória, existe uma probabilidade maior de que ele aceda a posições de memória contíguas em um espaço de tempo.      |
| 9)  |                                                                                                                                                                                                            |
| 10) |                                                                                                                                                                                                            |
|     |                                                                                                                                                                                                            |
|     |                                                                                                                                                                                                            |